This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

DLP4500投影模块布线问题

Other Parts Discussed in Thread: DLP4500, DLPC350

各位大神,请问DLPC350投影驱动板在布线时,DLPC350至DLP4500 DMD器件接口连接器之间的走线无法保证都在同一个信号层走线,这对最终投影性能有何影响?

  • 您好!

    感谢您使用TI的DLP产品。

    不同的差分对信号是可以在不同信号层布线的,具体请参考

    page45-54,提供了布线需要的注意事项

    另外,手册上对这点有专门的说明

    希望这个回答可以帮助到您

  • 好的,谢谢您的回复,布线注意事项已阅读,有个疑问就是文档中对单端信号的布线要求是“减少信号跨层”,DMD控制接口(如下图)是否同样适用?一般PCB设计时,同组信号走线要保证同层,由于DLP350 的DMD接口是专用脚,J27需与光机模块对接,引脚无法调整,在实际PCB设计过程中,该组走线无法保证信号同层,该组信号不同层对最终性能有何影响?

  • 对demo板原理图还有几点疑问,如下:

    1) 下图中红框处“power down circuitry”曾在论坛中有看到是8.5V、-10V和16V的放电电路,以上3组电源负载是DLP4500光机模块,为何不是通过负载放电?

    2) 如果power down circuitry电路是保证DLP4500的下电时序要求的,如下电时,DMD_PWR_EN=0,此时VBIAS和VRST先下电,VOFFSET由于Q7和Q5有一定关断时间,因此VOFFSET几乎与VBIAS和VRST同时为0。而在power Down电路中是如何起到时序控制作用以及保证以上3个电压掉电差的?此处不是很理解,请指教。

  • 您好!

    1.该组信号可以不同层,但是需要满足其他信号完整性的要求(Datasheet中有描述),TI提供了EVM的PCB Layout可以作为参考,参考设计中该组信号并没有同层。

    2.该下电电路的目的在于快速地将VOFFSET/VBIAS/VRESET电源放电,VCC/VREF需要在这三个电源满足一定的要求以后才可以下电。 希望这个回答可以帮助到您。