<?xml-stylesheet type="text/xsl" href="https://e2echina.ti.com/cfs-file/__key/system/syndication/rss.xsl" media="screen"?><rss version="2.0" xmlns:dc="http://purl.org/dc/elements/1.1/" xmlns:slash="http://purl.org/rss/1.0/modules/slash/" xmlns:wfw="http://wellformedweb.org/CommentAPI/"><channel><title>输入引脚的过电应力(EOS)保护</title><link>/blogs_/b/analogwire/posts/eos</link><description>作者: TI 专家 Bruce Trump 翻译: TI信号链工程师 Tom Wang (王中南) 
 
 芯片设计者在将一个运放的敏感引脚引出芯片的时候，通常会想到用户是否会认真处理这个引脚？或只是粗心的把这个引脚直接和交流电连接起来？我们都希望设计出好产品，可以应对用户的极端使用。那么，如何在设计中防止过电应力造成的产品失效呢？ 
 OPA320 是大多数典型运放的一种，其最大额定参数表如图1所示，它描述了芯片最大允许供电电压、引脚最大允许输入电压和电流。根据参数表的附加说明，如果限制引脚输入电流</description><dc:language>zh-CN</dc:language><generator>Telligent Community 13</generator><item><title>回复:输入引脚的过电应力(EOS)保护</title><link>https://e2echina.ti.com/blogs_/b/analogwire/posts/eos</link><pubDate>Sun, 19 May 2013 07:24:09 GMT</pubDate><guid isPermaLink="false">91561404-af28-475a-b96b-cb6cbaadd097:4ca7d106-5e0f-497a-9ed0-8ac120ad7ae1</guid><dc:creator>zhongnan wang</dc:creator><slash:comments>0</slash:comments><description>&lt;p&gt;学习了,很有帮助！&lt;/p&gt;
&lt;img src="https://e2echina.ti.com/aggbug?PostID=51431&amp;AppID=102&amp;AppType=Weblog&amp;ContentType=0" width="1" height="1"&gt;</description></item></channel></rss>