<?xml-stylesheet type="text/xsl" href="https://e2echina.ti.com/cfs-file/__key/system/syndication/rss.xsl" media="screen"?><rss version="2.0" xmlns:dc="http://purl.org/dc/elements/1.1/" xmlns:slash="http://purl.org/rss/1.0/modules/slash/" xmlns:wfw="http://wellformedweb.org/CommentAPI/"><channel><title>ESD（静电放电），咝~！</title><link>/blogs_/b/analogwire/posts/esd</link><description>作者: TI专家 Bruce Trump 
 翻译: TI信号链工程师 Michael Huang (黄翔) 
 
 我们已经把芯片级的ESD性能写入数据手册多年，但这些参数仅适用于在芯片焊接到电路板前。那么在电路板上的ESD性能如何呢？ 
 我们用多次电击若干个芯片的每个引脚的方法来确保其ESD性能。它模拟了在触摸和装配过程中芯片遭遇的恶劣情景。如果没有ESD保护电路，只需要低至10V的静电即可造成芯片损坏。 
 
 但是您也许更关心在PCB板装配后和使用时的ESD承受能力。一个芯片在安装到板子上后一般是有更好的可靠性</description><dc:language>zh-CN</dc:language><generator>Telligent Community 13</generator></channel></rss>