<?xml-stylesheet type="text/xsl" href="https://e2echina.ti.com/cfs-file/__key/system/syndication/rss.xsl" media="screen"?><rss version="2.0" xmlns:dc="http://purl.org/dc/elements/1.1/" xmlns:slash="http://purl.org/rss/1.0/modules/slash/" xmlns:wfw="http://wellformedweb.org/CommentAPI/"><channel><title>退耦电容 - 我们都在使用，但这是为什么呢？</title><link>/blogs_/b/analogwire/posts/51460</link><description>作者: TI专家Bruce Trump 
 翻译: TI信号链工程师 Rickey Xiong (熊尧) 
 
 每个人都知道运放应该使用靠近运放供电管脚的退耦电容，对吗？但为什么要使用这个退耦电容呢？举个例子，如果没有合适的退耦，运放会更容易产生振荡。了解使用退耦电容的原因能够增加你对这个问题的理解和认知。 
 电源抑制比是运放抑制供电发生变化的能力。如图1所示，在低频段，运放的电源抑制比是非常高的，但是随着频率的增加，电源抑制比会减小。在高频段，较小的电源抑制比可能会导致运放振荡。 </description><dc:language>zh-CN</dc:language><generator>Telligent Community 13</generator><item><title>回复:退耦电容 - 我们都在使用，但这是为什么呢？</title><link>https://e2echina.ti.com/blogs_/b/analogwire/posts/51460</link><pubDate>Tue, 02 Jul 2013 05:47:30 GMT</pubDate><guid isPermaLink="false">91561404-af28-475a-b96b-cb6cbaadd097:d370d270-3732-4e73-9d6f-1ee5be258b8f</guid><dc:creator>Ben Song</dc:creator><slash:comments>0</slash:comments><description>&lt;p&gt;退耦电容的选型有什么建议呢??&lt;/p&gt;
&lt;img src="https://e2echina.ti.com/aggbug?PostID=51460&amp;AppID=102&amp;AppType=Weblog&amp;ContentType=0" width="1" height="1"&gt;</description></item></channel></rss>