<?xml-stylesheet type="text/xsl" href="https://e2echina.ti.com/cfs-file/__key/system/syndication/rss.xsl" media="screen"?><rss version="2.0" xmlns:dc="http://purl.org/dc/elements/1.1/" xmlns:slash="http://purl.org/rss/1.0/modules/slash/" xmlns:wfw="http://wellformedweb.org/CommentAPI/"><channel><title>建立时间</title><link>/blogs_/b/analogwire/posts/51472</link><description>作者: TI专家 Bruce Trump 
 翻译: TI信号链工程师 Michael Huang (黄翔) 
 
 建立时间是运放阶跃响应进入和停留在最终值的特定误差范围内的所需时间。它在一些应用中十分重要，例如驱动AD转换器，数字化的快速变化输入。但我们先超越这个定义看一看，聚焦在建立波形的特性上。 
 之前关于压摆率的博文中讲到一个运放是如何从陡升斜坡到小信号稳定波形上的转变，如Figure1。随着增益的上升，你可以看到靠近最终值的速度也变慢了。这是因为增益更高，闭环带宽减小。 </description><dc:language>zh-CN</dc:language><generator>Telligent Community 13</generator></channel></rss>