<?xml-stylesheet type="text/xsl" href="https://e2echina.ti.com/cfs-file/__key/system/syndication/rss.xsl" media="screen"?><rss version="2.0" xmlns:dc="http://purl.org/dc/elements/1.1/" xmlns:slash="http://purl.org/rss/1.0/modules/slash/" xmlns:wfw="http://wellformedweb.org/CommentAPI/"><channel><title>获得连接：LVPECL、VML、CML、LVDS 与子 LVDS 之间的接口连接</title><link>/blogs_/b/analogwire/posts/lvpecl-vml-cml-lvds-lvds</link><description>作者： Michael Peffers 
 
 
 欢迎继续阅读《模拟线路》上的《获得连接》系列博客！在上篇《获得连接》博客《 串行解串器 XAUI 至 SFI 设计 》一文中，我们深入了解了在 XAUI 至 SFI 协议转换器设计中使用 TLK10232 的方法。本文我们将回过头来了解如何在 LVPECL、VML、CML、LVDS 和子 LVDS 接口之间转换。 
 系统当前包含 CML 与 LVDS 等各种接口标准。理解如何正确耦合和端接串行数据通道或时钟通道的传输线路是一项非常重要的技能</description><dc:language>zh-CN</dc:language><generator>Telligent Community 13</generator></channel></rss>