<?xml-stylesheet type="text/xsl" href="https://e2echina.ti.com/cfs-file/__key/system/syndication/rss.xsl" media="screen"?><rss version="2.0" xmlns:dc="http://purl.org/dc/elements/1.1/" xmlns:slash="http://purl.org/rss/1.0/modules/slash/" xmlns:wfw="http://wellformedweb.org/CommentAPI/"><channel><title>测量扇出缓冲器中的附加抖动</title><link>/blogs_/b/analogwire/posts/51850</link><description>作者: Richard Zarr 
 如果您在通信行业工作，那么您可能很熟悉抖动对系统性能的影响。抖动不仅会降低数据转换器的性能，而且还可在高速数字系统中产生误码。凭直觉判断，给时钟增加噪声会增大系统其它部分的噪声。因此我总是试图通过选择可带来最小附加抖动的组件来最大限度地降低总体抖动。顾名思义，附加抖动就是由位于时钟源（例如合成器或振荡器）与被计时器件之间的组件所增加的噪声。该附加噪声可增大时钟的不确定性，导致抖动增加。 
 在实际系统中，一个时钟源要驱动多个器件，因此可使用时钟缓冲器（通常称为扇出缓冲器</description><dc:language>zh-CN</dc:language><generator>Telligent Community 13</generator></channel></rss>