<?xml-stylesheet type="text/xsl" href="https://e2echina.ti.com/cfs-file/__key/system/syndication/rss.xsl" media="screen"?><rss version="2.0" xmlns:dc="http://purl.org/dc/elements/1.1/" xmlns:slash="http://purl.org/rss/1.0/modules/slash/" xmlns:wfw="http://wellformedweb.org/CommentAPI/"><channel><title>时序至关重要：采用系统参考模式设计JESD 204B时钟</title><link>/blogs_/b/analogwire/posts/jesd-204b</link><description>您好，欢迎再度光临“ 时序至关重要 ”博客系列。在一篇 以前的文章 中，Timothy T.曾谈到JESD204B接口标准（该标准越来越受欢迎，因为它能在高速数据采集系统里简化设计）的时钟要求。在本文中，笔者将谈论抖动合成器与清除器的不同系统参考信号（SYSREF）模式，以及如何用它们来最大限度地提高JESD204B时钟方案的性能。 
 
 LMK04821 系列器件为该话题提供了很好的范例研究素材，因为它们是高性能的双环路抖动清除器，可在具有器件和SYSREF时钟的子类1时钟方案里驱动多达七个JESD204B转换器或逻辑器件</description><dc:language>zh-CN</dc:language><generator>Telligent Community 13</generator></channel></rss>