<?xml-stylesheet type="text/xsl" href="https://e2echina.ti.com/cfs-file/__key/system/syndication/rss.xsl" media="screen"?><rss version="2.0" xmlns:dc="http://purl.org/dc/elements/1.1/" xmlns:slash="http://purl.org/rss/1.0/modules/slash/" xmlns:wfw="http://wellformedweb.org/CommentAPI/"><channel><title>电压基准噪声对于增量-累加 A  D  C分辨率的影响</title><link>/blogs_/b/analogwire/posts/a-d-c</link><description>你评估过一个ADC的噪声性能，并且发现测得的性能不同于器件数据表中所给出的额定性能吗？在高精度数据采集系统中实现高分辨率需要对 模数转换器 (ADC) 噪声有一定的认识和了解。有必要了解数据表如何指定噪声性能，以及外部噪声源对总体系统性能的影响方式。其中的一个噪声源示例就是我的同事Ryan Andrews在他的博文，“ 小心！你的ADC的性能也许只和它的电源性能差不多。 ”中所谈到过的电源噪声。在这篇博文中，我将会看一看基准噪声如何影响 增量-累加ADC 中的DC噪声性能。 
 如图1所示，你可以用短接至中电源电压的正负输入来指定和测量一个ADC的DC噪声性能</description><dc:language>zh-CN</dc:language><generator>Telligent Community 13</generator></channel></rss>