<?xml-stylesheet type="text/xsl" href="https://e2echina.ti.com/cfs-file/__key/system/syndication/rss.xsl" media="screen"?><rss version="2.0" xmlns:dc="http://purl.org/dc/elements/1.1/" xmlns:slash="http://purl.org/rss/1.0/modules/slash/" xmlns:wfw="http://wellformedweb.org/CommentAPI/"><channel><title>发现抖动、相位噪声、锁定时间或杂散问题？请检查锁相环的环路滤波器带宽</title><link>/blogs_/b/analogwire/posts/52451</link><description>作为最重要的设计参数之一，选择环路带宽涉及到抖动、相位噪声、锁定时间或杂散之间的平衡。适合抖动的最优环路带宽BWJIT也是数据转换器时钟等许多时钟应用的最佳选择。如果BWJIT并非最佳选择，首先要做的仍是寻找最优环路带宽。 
 图1中， 锁相环(PLL) 与压控振荡器(VCO)噪声交叉处的偏移，BWJIT（约为140kHz）通过减少曲线下方的面积来优化抖动。 
 
 
 图 1 ：最优抖动带宽 
 
 尽管此带宽BWJIT对抖动而言是最优的，但对于相位噪声、锁定时间或杂散却并非如此。表1给出了环路带宽对这些性能指标的影响的大致参考</description><dc:language>zh-CN</dc:language><generator>Telligent Community 13</generator></channel></rss>