<?xml-stylesheet type="text/xsl" href="https://e2echina.ti.com/cfs-file/__key/system/syndication/rss.xsl" media="screen"?><rss version="2.0" xmlns:dc="http://purl.org/dc/elements/1.1/" xmlns:slash="http://purl.org/rss/1.0/modules/slash/" xmlns:wfw="http://wellformedweb.org/CommentAPI/"><channel><title>高分辨率 Δ-Σ 模数转换器中有关噪声的十大问题</title><link>/blogs_/b/analogwire/posts/52940</link><description>作者：Bryan Lizon 

任何高分辨率信号链设计的基本挑战之一是确保系统本底噪声足够低，以便模数转换器（ADC）能够分辨您感兴趣的信号。例如，如果您选择德州仪器 ADS1261 （一个24位低噪声&amp;Delta;-&amp;Sigma;ADC），您可在2.5 SPS下解析输入低至6 nVRMS，增益为128 V / V的信号。
但是，从系统的角度来看，您需要担心的不仅仅是ADC噪声&amp;mdash;&amp;mdash;毕竟所有组件（包括放大器、电压基准、时钟和电源）都会产生一些噪声&amp;mdash;&amp;m...</description><dc:language>zh-CN</dc:language><generator>Telligent Community 13</generator></channel></rss>