This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

ADS54J60 在DC模式下,fs/4处的信号幅度很大

Other Parts Discussed in Thread: ADS54J60, LMK04828, LMH5401

您好,我们用ADS54J60这个ADC芯片做了一个数据采集卡,在描述问题之前,我先介绍一下模拟前端:

电路描述:ADC的模拟前端采用DC模式,就是通过LMH5401这个差分运放,将外部的SSMC接口输入的单端信号转变为差分信号,同时,差分运放的放大倍数为1,差分运放的cm信号用的是ADC的cm,为2.1V。差分运放输出和ADC之间有一个截止频率为370MHz的LC低通滤波器。时钟芯片用的是LMK04828。具体模拟前端电路如下:

实际测试:实际测试过程中用信号源给信号,包括频率、幅度和直流偏置这3个主要参数:

1、ADC采样率为1G,输入信号为10MHz,100mv和0mv直流偏置的正弦信号,采集结果如下,FFT结果很好:

1、ADC采样率为1G,当输入信号为11.5MHz、100mV和500mV直流偏置的正弦信号:采集后经过FFT的时域和频域波形如下:

问题1:一旦让信号源的输出增加直流偏置,不管信号源输出多少频率,ADC采集的数据都会在250MHz产生一个信号,而且功率很高,这个不知该如何调试?我看手册说和采集通道的DC偏置有一定关系,但是,每个ADC核的DC校准已经打开了,还会出现这个问题。

问题2:这个ADS54J60是不是只能采集不带直流偏置的信号这一种应用场景?不支持带偏置的信号采集?或者是我的设计有问题?