This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

JTAG端口优化

我们常用的JTAG是14或者10Pin,到DSP的信号一般是TMS、TCK、TDI、TDO、TRST,其他还有Vref和GND,像28335的话还有EMU0和EMU1,两路TCK并用的话就是10Pin的使用。

1、请问下DSP的JTAG信号引脚上所有的上拉或者下拉电阻都是模式控制,只在烧写程序或者仿真时起作用吗?DSP正常工作的话这几颗电阻是否可以不需要,使引脚悬空?

2、JTAG_10Pin端口的Vref是用作烧写器做目标芯片掉电检测的吗,可否外部供一个与GND共地的Vref给端口引脚,默认目标芯片上电完成?

3、这样的话像28035、28069我就只需要6Pin的JTAG端口就够,分别为TMS、TCK、TDI、TDO、TRST和GND;28335、2808就只需要8Pin的JTAG端口,分别为TMS、TCK、TDI、TDO、TRST、EMU0、EMU1和GND;

4、所有与JTAG相关的上下拉电阻外置在一个转接板上,程序烧写或者仿真时起作用,DSP正常工作时就取掉使引脚悬空

5、如此,在PCB布板空间很紧张时上就可以节约很大的空间

    麻烦了