This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

ADC3583: 该器件怎么用Xilinx的ISERDESE2采集信号

Part Number: ADC3583

我看datasheet上3种模式2-wire/1-wire/1/2-wireSLDVS都是9位或者18位的,我用xilinx的fpga中的ISERDESE2的DDR模式只支持4-,6-,8-bit位宽,或者2个级联支持10或14-bit.这个9bit或18bit怎么采集啊?求解决方案,谢谢!

  • 您好,

    datasheet上3种模式2-wire/1-wire/1/2-wireSLDVS都是9位或者18位的

    您好,参考Figure 8-39,输出可以是14bit,16bit,18bit和20bit,默认是18bit。可以通过寄存器0x17配置输出数据格式。

    所以您在哪里看到是9bit或者18bit的SLVDS格式?

  • 谢谢你,我想说的是输出18bit的情况下SLVDS下一个数据点有多少位,就是图7-1,一个数据点占9位,可以通过一个Xilinx的ISERDESE2读出来,但是这个ISERDESE2只能位4、6、8、10、14位的情况下能用,不过按照你说的输出20bit的情况下,2-wire模式下SLVDS占10bit,这样就可以用ISERDESE2了。