This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

ADC32RF42EVM: ZC706

Part Number: ADC32RF42EVM
Other Parts Discussed in Thread: LMK04828, ADC32RF42

      您好,我将ADC32RF42 EVM与xilinx ZC706开发板直接相连,由LMK04828提供时钟(ADC32RF42 EVM上的C409,C410被焊下,C431,C432用焊锡连接),工作模式采用DDC,complex,D=10,LMFS=4841。Linerate=4G,ADC_Fs=1G,Core_clk=100M,GTX_CLK=100M,SYSREF=1.5625M。时钟波形可以正常产生,但是JESD204B时钟无法建链成功----FPGA那端能接收到SYSREF,但SYNC始终是低电平。请问这是什么原因呢?以下是我们测的时钟波形,以及ADC的寄存器配置值:

       Core_clk=100M---- 串接0欧电阻(LVDS):                                      GTX_clk=100M---串接0.1uF电容(LVDS)     :                                  SYSREF_FPGA=1.5625M-------- 串接0欧电阻(LVDS):           

                                     

SYSREF_ADC=1.5625M-------- 串接100欧电阻(LVDS)

     

ADC寄存器配置:

                     

  • 您好,

    如果SYNC保持逻辑低电平,建议先做以下检查:

    检查电路板,不上电:
    1、 SYSREF和SYNC~信号应直流耦合。
    2、在电路板未上电的情况下,检查从SYNC源到SYNC输入的电路板SYNC连接是否良好且具有低阻抗。
    3、 确认JESD204B链路的差分对走线匹配。
    4、 确认走线的差分阻抗为100 Ω。
    检查电路板,上电:
    1、 确认SYNC源和板上电路(SYNC+和SYNC-)配置正确,产生符合SYNC接收器件要求的逻辑电平。
    2、确认JESD204B串行发送器和板电路配置正确,产生符合JESD204B串行数据接收器要求的正确逻辑电平。

    检查SYNC信号:如果SYNC为静态逻辑电平,链路将停留在CGS阶段。可能是所发送的数据有问题,或者JESD204B接收器未对样本进行正确解码。确认发送的是/K/字符。