可以利用CD4046B实现一个时钟信号(100k-10MHz)的10倍频吗?
如果直接用FPGA的pll,由于输入频率范围太低,无法实现(一般好像要5M以上);那用CD4046B锁相可以实现吗?怎么实现呢?请教高手指教下,谢谢
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
可以利用CD4046B实现一个时钟信号(100k-10MHz)的10倍频吗?
如果直接用FPGA的pll,由于输入频率范围太低,无法实现(一般好像要5M以上);那用CD4046B锁相可以实现吗?怎么实现呢?请教高手指教下,谢谢