请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
部件号:LMH3401 大家好, 我正在 Cadence 模拟器中使用该设备的 PSPICE 模型。 当对 VCC 和 VEE 应用相同数量的相位供电波纹时,模拟结果仅显示44dB 的电源抑制(当在负载之间进行差动测量时)。 当在相位输出量等于 VCC 和 V 的情况下应用180度的输出波纹时,模拟结果显示电源抑制大于100dB。 这些结果是否正确或是否存在模型问题? 对于实际设备,如果 您对 VCC 和 V 形应用相位供电波纹,波纹抑制是否应该非常好? 当 VCC 和 V 形波纹处于相位且电流相等时,波纹是否会消除? 请帮帮我。