This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] BUF802:SPICE模型中缺少针脚?

Guru**** 633105 points
Other Parts Discussed in Thread: BUF802, BUF602
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/amplifiers-group/amplifiers/f/amplifiers-forum/1096548/buf802-missing-pins-in-spice-model

部件号:BUF802
主题中讨论的其他部件: BUF602

你(们)好 我对该零件的PSPICE模型有点困惑;我尝试在另一个SPICE模拟工具中使用该模型,该模型似乎没有零件上2个引脚的任何定义,以及一些其他细微的'差异'。

最大的问题:  数据表(https://www.ti.com/lit/gpn/buf802)中的引脚列表 列出了引脚AUX_BIAS (6)和R_Bias (7),尽管二者都不会出现在SPICAS/.LIB文件中。  为什么?

在其他地方,我注意到数据表列出了不同的输入和输出级电源引脚,而.LIB文件引用了我假定的组合电源引脚Vcc和Vee。   这不是什么大问题,但无论如何,我看到在第3页表5-1:引脚函数下的注释中,提到了“VSO和Vs应与相同的潜力联系在一起,因为它们通过背对背二极管内部相互连接。”  公平地说,我可以处理这个问题。

我还看到了一个TEMPC引脚,以及其他一些迹象,表明该模型与原理图有着真正的关联。  如何获得"完全固定"的模型?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,Miles,  

    我没有简单地放置AUX_BIAS引脚来节省空间,因为它只会与V-短路。 这也是我对组合电源引脚的推理。

    模型假定默认的R_Bias = 17.8 kΩ,但我在此模型中没有建模不同的R_Bias设置。 您是否会发现R_Bias销钉有助于您的分析? 如果是这样,我可以尝试处理它。

    TEMPC引脚是我的v í naïve尝试允许将环境温度 作为电压(°C=V)输入到模型中。 最近,我学习了如何在模型内部制作温度相关的电压源,使我能够在不使用外部引脚的情况下更改不同的模型参数和温度。 因此,我将在下次更新时移除TEMPC针脚。

    此致,

    Sean

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,

    我了解组合电源针脚,但为什么AUX_BIAS只V-短路?  我知道为了使用IN_Aux终端,Aux_Bias必须连接到Vs-,但引脚配置表显示您是否只想在缓冲模式下运行,然后保持其浮动。

    解释:当我仅在缓冲区模式下运行模型(在其他SPICE引擎中)时,输出的偏移量相当大。  即,直流耦合快速脉冲(~350ps上升时间,然后“立即”~500ps下降时间)到输入引脚。 IN_Bias,IN_Aux,CLH和CLL全部浮动。  我不知道为什么...现在我想知道模型是否假定Aux_Bias短接至vs -...哪个可能是抵消的原因?

    那么,也许我已经做出了假设,这不能用于DC耦合?   我假设该模型具有所有引脚,非常类似于第28页的示意图(图11-1)。

    对于R_Bias,该值不是内置于芯片中,是吗? 我想我在测试原理图中看到过它的外部,但我目前被锁定在TI的PSPICE之外-“机器太多...”错误- 无法准确回忆。  因此,在回答您的问题时,我会发现R_Bias和Aux_Bias是有用的补充。


    谢谢

    英里  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Miles,您好!

     您能否与我们共享仿真文件? 我相信你可能不是在一个复合回路中使用BUF802和一个精密放大器来消除偏移。 否则,您将看到600-800mV输入偏移电压。

    "在不需要直流精密度的应用场合或输入为交流耦合的情况下,BUF802可用作BF模式中的独立输入缓冲器。 如果所需的精度高于BUF802提供的精度,请在CL模式下使用复合回路中的精密放大器操作BUF802。'

    谢谢!

    Sima  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,
    我当前被锁定在PSPICE之外(显然安装太多,即使我卸载了我实际安装的唯一副本以重新安装它)。
    因此,我的仿真目前在另一个仿真工具中。  这可能对您没有帮助。

    无论如何,我真的想使用缓冲区。  我没有很多可用的空间或电源(这最终将是物理探测器内的20个通道),我不想为精确偏移控制添加所有额外的位...考虑/希望/假设输出在0伏左右,没有信号输入 (交流或直流耦合),而不是我 的模拟中似乎是的-680mV, 换句话说,沿着BUF602的线,但"更快"。

    我 还不清楚BUF802上的AUX_BIAS引脚;该(额外的电流源)是否实际上在模型中,对V-短路,从而通过前端FET拉动额外的电流(假设我理解各种图的拓扑)?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    好的,在对数据表进行更全面的研究后,我发现Vos值通常为-600 mV。   我想我会掩饰一下这个问题,尽管不是很明显,输出中会出现这个输入偏移。
    无论如何,回到我最初的评论,让我对这个问题有了完整的看法... 我已经重新创建了数据表图9.6 中所示的示波器输入级示意图, 由于r_bias或aux_bias的模型中没有引脚,我只能得出结论,aux_bias在电路模拟时连接在模型中(以及默认r_bias值)。
    另请说明:数据表中有许多对Vocm的引用-如图6-16。  我假定Vocm的设置为零(大多数情况下)是由图7-1 (左侧)中1M欧姆电阻后面的可变电压以及图7-3中应用到IN_Aux的可变电压确定的

    谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Miles,您好!

      正确,除非在带有精密放大器的复合回路中使用,否则器件将具有该输入偏移电压。  

      可通过以下链接找到TI版本的PSpice: https://www.ti.com/tool/PSPICE-FOR-TI。 它是我们支持并包括TI器件的PSpice的免费安装。  

      正确,对于图9.6 ,r_Bias和aux_bias连接到VS--,Sean提到他将 R_Bias建模为等于17.8 kΩ。 但是,两者最终都连接了V形电压(负极电源的设置)。  

      对于Vocm,理想情况下,应将其设置为设备的中间电源。 对于平衡分离式电源,这将是接地。 对于单电源,则为VS+2。 这将为您提供最大输出电压范围和最佳失真性能。 但是,您可以将此引脚设置为数据表中指定范围内的任何值,即在设备导轨内外的3V。 BUF802还提供夹紧销,CLH和CLL。

    谢谢!
    Sima  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,Miles,

    我406.6159万我认为406.6159万认为Vocm的设置为零(在大多数情况下)是由图7-1中1M电阻后面的可变电压确定的[引用左侧欧姆电压和Aux_3]

    BUF802只需使用直流伺服即可正常工作。 由于不可避免的漂移和制造公差(对于JFET来说可能很大),固定直流电压将无法实现。

    Kai