This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] OPA690:电源轨问题。

Guru**** 1828310 points
Other Parts Discussed in Thread: OPA690
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/amplifiers-group/amplifiers/f/amplifiers-forum/1203623/opa690-power-rail-question

器件型号:OPA690

我可以用+10V 和-1V 为该运算放大器供电吗? ,尝试使用它来驱动负载单元电路,并尝试通过添加一个小的负偏压来避免交叉失真。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    可以。 从 OPA690的角度来看、+10V/−1V 与11V 或±5.5V 相同

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    交越失真? OPA690的输入级没有交叉?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Li

    由于 OPA690的输入电压范围和输出电压范围相当有限、因此这里的关键问题是您需要的输入电压范围和输出电压范围。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 KAI:

    输入电压为0V 至1V、  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Li 您好、感谢您提供0V 至1V 的输入电压。 我也会看一下。  

    此致!

    ALEC

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    也许我没有 正确地描述它。 主要原因是我们希望运算放大器在可输出真0V 电压的情况下输出... 当它是负电压输入连接到 GND 时、它无法输出到 GND。 这就是我考虑使用-1V 电源轨的原因。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Li:

    只是为了说明一下、您需要将输出设置为0V、这需要采用双电源配置?

    /- 5V 电源的数据表建议与-1V 和+9V 电源相关。 由于此器件可接受12V 的总双电源电压范围、因此此配置(以及您的-1V 至+10V)是有效的。  
    然而、共模输入范围和输出摆幅限制将使在-1V 电源上实现0V 输出变得更加困难。  

    /- 5V 双电源上的最小可用输出摆幅为+/-3.6V。 放大器在距离电源轨向上摆动至1.4V。 知道这一点后、-1.5V 的负电源电压就足够了、理想情况下摆动到7.5V。 您可以将正电源扩展到10V、但您的输入共模范围和可用输出摆幅可能会由于不平衡而发生变化;中间电源电压从3V 变化到4.25V。  

    请查看数据表和提供的曲线来分析最佳电源配置。 如果除了需要在输出端输出0V 之外还需要其他设计需求、请告诉我。  

    此致!

    ALEC

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    是 Li、  

    OPA690需要给输入引脚上的电源留出大约1.6V 的余量

    根据负载电流、 输出引脚上的电压可能会提高1V 到一点点

    这经常出现、它进入了最近的这篇文章、  

    https://www.electronicdesign.com/technologies/analogue/article/21261391/three-major-design-pitfalls-plaguing-new-analogue-signalpath-designers