This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] OPA857:在测试模式下如何处理 IN 引脚?

Guru**** 1693050 points
Other Parts Discussed in Thread: OPA857
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/amplifiers-group/amplifiers/f/amplifiers-forum/1250612/opa857-what-to-do-with-the-in-pin-in-test-mode

器件型号:OPA857

尊敬的 E2E 团队:

我尝试 使用其内置的测试块来评估 OPA857。 这是我构建的电路:

在第一次测试中、我闭合了 J2、将 TEST_SD 拉至 GND。 JP1处于开路状态、因此 IN 处于悬空状态。
在这些条件下、我无法从器件获得输出。 OUT 和 OUTN 都卡在电源电压的5/9处。

当我关闭 JP1并将光电二极管连接到器件的输入端时、我开始在输出端看到一些东西(取决于光电二极管上的入射光)。
看起来即使在测试模式下、也需要在正常 IN 引脚上提供一些输入。

重新阅读数据表、我发现我可能误解了它。 报价从第17页开始:

在输入端设置足够的直流电压、确保输出在正常运行范围内运行。

这里提到的输入是引脚 IN 还是引脚 TEST_IN?

在测试模式下运行时、引脚保持悬空是否正常?

如果不能、还有什么可能导致此行为?

谢谢你,恩帕

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Enpa:

     您对数据表的理解是正确的。 如果您想在测试模式下使用 OPA857、则第17页的引用是指 Test_in 处的直流偏置。

     OPA857 EVM 与数据表相比、详细介绍了该器件的测试过程:

        (来自 OPA857 EVM 用户指南)

         (摘自 《OPA857EVM-978用户指南》)

      如果可能、请按照上述代码段中概述的步骤进行操作、并让我们知道您是否能够在器件测试模式下看到输出。 此外、请随时询问有关上述步骤的任何进一步说明。  

    谢谢!

    西马