This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TLV320AIC3206:ADC 数据与模拟输入不匹配

Guru**** 1555210 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/audio-group/audio/f/audio-forum/1223703/tlv320aic3206-adc-data-not-matching-analog-input

器件型号:TLV320AIC3206

您好!

我已经使用 slaa463b 中的示例设置4.2对编解码器进行了编程。  我可以在模拟输入端测量1kHz 正弦波、并且可以将编解码器中的模拟信号路由到线性输出和耳机输出、并能听到正弦波。  来自音频 ADC 的数据看起来像是低电平噪声偏移负值。  我看不到任何类似正弦波的东西。  我尝试将输入连接为差分、并使用浮点输入配置寄存器(第1页偏移3a)将输入连接到共模基准(0.9V)。  如果我不将输入连接到共模、则输入处于大约0.6V 的共模。  当我绑定到共模时、它的阻抗为0.94V。  我有一个 ADC 输入的大约300mV 峰峰值的正弦波。  

在没有设置悬空输入配置寄存器以将输入弱连接到基准的情况下、交流耦合输入是否应该位于0.9V?

按照示例、我将 MCLK 输入设置为12.288MHz、当路由到 CLKOUT 时、可以测量 ADC_CLK 为12.288MHz、ADC_MOD_CLK 为6.144MHz。  

我通过 I2S 将数据视为二进制补码、并尝试使用16和24位数据。

感谢您的任何建议。

此致、

John

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、John:

    示例4.2配置为单端、其中 IN1L 连接到左 P 端子、VCM 连接到左 M 端子、IN1R 连接到右 PGA、如下所示。

    输入 VCM 设置为0.9V。 如果您要配置为差分、则分别使用输入、例如 IN2L 左侧 PGA P 端子、IN2R  侧 PGA M 端子。

    是否在 EVM 上运行该测试?

    此致。