This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK0.4828万:LMK0.4828万和FPGA XC7A200T-2FBG676之间的时钟连接是交流耦合还是直流耦合?

Guru**** 608265 points
Other Parts Discussed in Thread: DAC38RF97
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1099440/lmk04828-should-it-be-ac-coupling-or-dc-coupling-for-the-clock-connections-between-lmk04828-and-fpga-xc7a200t-2fbg676

部件号:LMK0.4828万
主题中讨论的其他部件: DAC38RF97

对于DAC38RF97和FPGA Artix-7的SYSREF,我使用LMK0.4828万 SDCLKOUT。  在FPGA端,使用LVDS_25组,其中有内部100欧姆端接电阻器,但没有偏置。  在DAC38RF97的参考设计中,LMK0.4828万和FPGA XC7之间使用0.1uf电容器(交流耦合)。  对于此交流耦合,可能会导致FPGA侧LVDS_25的信号摆幅不足。   那么,LMK0.4828万 和FPGA XC7A200T-2FBG676之间的时钟连接应该是交流耦合还是直流耦合(通过更换0.1uf电容器)?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Jianqing,

    由于您要使用  FPGA的LVDS接收器,因此您应该将LMK设备输出格式配置为LVDS和DC组合在一起。 这是将LVDS驱动器和接收器连接在一起的最简单方法。