This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK0.4828万BEVM:跟踪的CPout1保持模式测试程序

Guru**** 655270 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1098362/lmk04828bevm-tracked-cpout1-holdover-mode-test-procedure

部件号:LMK0.4828万BEVM
线程中讨论的其他部件: LMK0.5318万LMK0.4832万LMK5B3.3216万LMK5C3.3216万

您好,

我的客户想使用LMK0.4828万BEVM测试跟踪的CPout1保持模式。

您能否提供测试程序和样本设置文件?

谢谢你。

JH

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,JH:

    只需设置:MAN_DAC_EN =0且TRACK_EN =1,根据9.3。CPout1跟踪保持模式7.1 2。

    现在请注意,一旦进入抑制状态,跟踪可使您接近参考的频率。  要退出抑制,需要对齐参考输入和抑制时钟的相位。  这意味着如果相位不接近0,因为频率如此接近,可能需要一段时间才能转换到相位-我不知道您是否有退出抑制的时间要求?

    注意:LMK0.4832万具有有助于加快退出时间的功能。  DPLL产品(如LMK0.5318万,LMK5C3.3216万,LMK5B3.3216万)提供了最佳的抑制性能和进入/退出行为。

    需要哪种类型的抑制规格?

    73岁
    Timothy

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Timothy:

    感谢你的帮助。

    我将使用以下步骤测试跟踪的CPout1 Holdover模式。 请查看。

       1.加载以下文件(MAN_DAC_EN=0且TRACK_EN =1)

           e2e.ti.com/.../LMK0.4828万BEVM.tcs

       2.检查PLL1和PLL2是否均已锁定

       3.相应地调整30.72MHz的参考时钟频率

       4.读取0x188以查看抑制模式是否处于活动状态

       5.将30.72 MHz参考时钟频率恢复为正常

       6.读取0x188以查看抑制模式是否处于非活动状态

    此致,

    JH

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,JH:

    我可以补充一点,当您移动参考频率时,您可以重新读取DAC值以查看其跟踪...这可能比抑制更好。

    请注意,LMK0.4832万的接口比较好...它将计算DAC更新速率...此计算应在4828和4832之间相同。  虽然LMK0.4832万的LOS功能与我记忆中的略有不同。

    73岁
    Timothy

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Timothy:

    感谢你的帮助。

    我们确认跟踪的CPout1保持模式在EVM上有效。

    但是,当激活抑制模式时,每个情况下的输出频率从大约1.5KHz变为42KHz。 这是否为抑制模式的正常特征?

    是否可以通过跟踪的CPout1保持模式输出与正常锁定的输出频率相同的频率?

    此致,

    JH

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,JH:

    输入抑制时,精度将为带输入+/- 2 * 3.2 mV * Kvco。  现在这个频率将是PLL1频率,它转换为通过PLL2然后输出分频器的输出...因此,如果这是预期的,我不知道更多信息就无法评论。  要获得+/-2 LSB,您需要确保运行更新循环的速度不会太快。

    73岁
    Timothy

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Timothy:

    在跟踪CPout1模式下,获取PLL1调谐电压以启用稳定的抑制模式是否有最短等待时间?

    如何知道LMK0482x是否已准备就绪,可以激活稳定的追踪CPout1抑制模式?

      要获得+/-2 LSB,您需要确保运行更新循环的速度不会太快。

    谢谢!

    JH

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,JH:

    至于“太快”-->,请参阅数据表9.3 .7.1 . 2部分...

    当DAC获得当前CPout1电压后,将设置DAC_LOCKED信号,通过分别对PLL1_LD_MUX或PLL2_LD_MUX进行编程,可以在Status_LD1或Status_LD2引脚上观察到该信号

    跟踪CPout1保持模式: DAC更新速率应设定为100 kHz,以确保DAC保持精确。

    73岁
    Timothy