This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK04828:DCLKx 模拟延迟故障和输出不稳定

Guru**** 655270 points
Other Parts Discussed in Thread: LMK04828
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1110962/lmk04828-dclkx-analog-delay-fail-and-output-unstable

器件型号:LMK04828

您好,

我使用 LMK04828 DCLKxx 模拟延迟、发现输出时钟不稳定、配置如下:

DCLKx 输出时钟为2.56GHz,LVPECL16

2.VCO=2.56Ghz

3.DCLKx-ADLY-MUX=1且 CLKX-MUX=1。

4.DCLKx-ADLY-PD=0、DCLKx-ADLYG-PD=0

5、DCLKy 输出 SRSYEF、8MHz、脉冲模式、LVDS 电平。  

此外、每当读取 Prod 寄存器时、它始终为16。

我配置了0x103和0x106、至于 DCLKOUT0、值是0x07和0x08、现在输出是正常的。 JESD204B 链路正常。 然后、当我读取0x103并读回0x07时、读取0x106时、读回0x00。 然后、我更改了0x103、根据数据表的配置序列、当0x103更改0x4F 时、JESD204B 链路失败并出现错误、CGS 失败、这种现象是固定的。

以下是初始配置:

R0 (INIT) 0x000090
R0 0x000000
R2 0x000200
R3 0x000306
R4 0x0004D0
R5 0x00055B
R6 0x000600
R12 0x000C51
R13 0x000D04
R256 0x010001
R257 0x010155
R258 0x010255
R259 0x010387
R260 0x010422
R261 0x010519
R262 0x010680
R263 0x010715
R264 0x010801
R265 0x010955
R266 0x010A55
R267 0x010B87
R268 0x010C22
R269 0x010D19
R270 0x010E80
R271 0x010F15
R272 0x011008
R273 0x011155
R274 0x011255
R275 0x011307
R276 0x011422
R277 0x011519
R278 0x011680
R279 0x011711
R280 0x011808
R281 0x011955
R282 0x011A55
R283 0x011B07
R284 0x011C22
R285 0x011D09
R286 0x011E80
R287 0x011F01
R288 0x012008
R289 0x012155
R290 0x012255
R291 0x012307
R292 0x012422
R293 0x012509
R294 0x012688
R295 0x012700
R296 0x012814
R297 0x012955
R298 0x012A55
R299 0x012B07
R300 0x012C02
R301 0x012D09
R302 0x012E80
R303 0x012F01
R304 0x013014
R305 0x013155
R306 0x013255
R307 0x013307
R308 0x013402
R309 0x013509
R310 0x013680
R311 0x013701
R312 0x013801
R313 0x013900
R314 0x013A00
R315 0x013B80
R316 0x013C00
R317 0x013D08
R318 0x013E01
R319 0x013F00
R320 0x014000
R321 0x014100
R322 0x014200
R323 0x0143D1
R324 0x0144FF
R325 0x01457F
R326 0x014608
R327 0x01470A
R328 0x014813
R329 0x014943
R330 0x014A02
R331 0x014B16
R332 0x014C00
R333 0x014D00
R334 0x014EC0
R335 0x014F7F
R336 0x015003
R337 0x015102
R338 0x015200
R339 0x015300
R340 0x015464
R341 0x015500
R342 0x015664
R343 0x015700
R344 0x015864
R345 0x015900
R346 0x015A64
R347 0x015BD4
R348 0x015C20
R349 0x015D00
R350 0x015E00
R351 0x015F0B
R352 0x016000
R353 0x016105
R354 0x016224
R355 0x016300
R356 0x016400
R357 0x01650C
R369 0x0171AA
R370 0x017202
R380 0x017C15
R381 0x017D33
R358 0x016600
R359 0x016700
R360 0x016840
R361 0x016941
R362 0x016A20
R363 0x016B00
R364 0x016C00
R365 0x016D00
R366 0x016E13
R371 0x017300
R386 0x018200
R387 0x018300
R388 0x018400
R389 0x018500
R392 0x018800
R393 0x018900
R394 0x018A00
R395 0x018B00
R8189 0x1FFD00
R8190 0x1FFE00
R8191 0x1FFF53

此致

Kailyn  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Kailyn、

    配置文件看起来正常、但用0x08写入0x106寄存器除外。 如果您这样做、它将启用 CLKout0_1_PD、并且该端口不会有任何输出。

    SYSREF_DIV 需要针对 SYSREF 频率- 8MHz 进行更改。

    关于模拟延迟、从技术上讲、它 可以降低 VCO 输出频率下的模拟延迟设置、但在更高的模拟延迟设置下、它会增加噪声/杂散、不建议与 VCO 输出频率一起使用。 在分频后的时钟输出频率下、模拟延迟效果良好。

    谢谢!

    此致、
    Ajeet Pal

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Ajeet,

    非常感谢您的回复。 如果他 的应用需要2.56Ghz、而 VCO 仅配置2.56GHz、那么 LMK04828是否实现了 JESD204同步? 或者、对于这个高速应用、您还有其他好的参考设计吗?  

    此致

    Kailyn  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Kailyn、

    如果它们只需要来自多个通道的2.56GHz 输出、则所有通道都将在没有同步操作的情况下同步输出。 但是、如果是符合 JESD204B 标准的时钟、也需要 SYSREF、那么他们将执行同步以输出确定性时钟。

    谢谢!

    此致、
    Ajeet Pal