This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK04616:CLKIN/OSCIN_SE_MODE、根据交流/直流耦合

Guru**** 650360 points
Other Parts Discussed in Thread: LMK04616
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1110098/lmk04616-clkin-oscin_se_mode-according-to-ac-dc-coupling

器件型号:LMK04616

您好!

当使用带有交流耦合的单端源驱动 CLKin0时、数据表显示将 CLKIN0_SE_MODE 设置为0、以便组件使用差分缓冲模式(P31、9.3.1.3.2)。 当我将其设置为差分模式(CLKIN0_SE_MODE = 0)时、PLL1永远不会锁定。 而当我将其设置为单端(CLKIN0_SE_MODE=1)时、它会锁定。 您能澄清一下数据表中的要求吗? OSCin_SE_MODE 也是如此。

非常感谢、

theo

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Theo、

    使用正弦波单端输入驱动 CLKinx 时、建议在交流耦合中使用、需要 CLKINX_SE_MODE = 1; 而对于具有直流耦合  的 LVCMOS 或 LVTTL 单端输入、CLKINX_SE_MODE 应为1;对于交流耦合输入、CLKINX_SE_MODE 应为0 (设置为差分缓冲模式)。

    OSCin 输入模式也应如此。

    您是否在交流耦合模式下使用单端正弦波驱动 CLKin0输入? 如果是、则应为 CLKINX_SE_MODE = 1。

    谢谢!

    此致、

    Ajeet Pal

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    感谢您的回复。

    我使用 LVDS 时钟和交流耦合驱动 OSCin、因此数据表建议 OSCin_SE_MODE = 0、但如果我希望 PLL 锁定、我需要将 OSCin_SE_MODE 设为1。

    对于 CLKIN:我也使用带有交流耦合的 LVCMOS,数据表建议 CLKIN_SE_MODE=0;仍然需要将其设置为1以使 PLL 锁定。

    我将在 LMK04616的 EVM 上尝试它。 但我的理解是、如果我使用交流耦合(我同时在 OSCin 和 CLKIN 上)、我必须将 SE_MODE 设置为差分(0)、但我从未让 PLL 锁定;将其设置为1会启用锁定标志。

    如果您在我在 EVM 上测试时有更多信息、

    此致、

    theo

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Theo、

    在 EVM 中、OSCin 输入端的 VCXO 是单端交流耦合输入。 因此、它需要  OSCin_SE_MODE = 1、类似地、在 CLKin0/1输入时也是交流耦合的、如果从信号发生器馈送正弦波、 CLKINx_SE_MODE 应为1。

    谢谢!

    此致、

    Ajeet Pal