您好!
我的客户正在其 PCB 上评估 LMK04826B。
他们面临数字延迟问题。
它们的配置为随附的.TCS 文件。
e2e.ti.com/.../Register-Setting.tcs
切换 SYNC_POL 位后、CLKoutX+/-(X=8、9、10和11)极性得到相同的值、差分输出幅度几乎变为零、如下所示。 
之后、通过写入 SDCLKoutY_FMT 位断电、然后再次写入 LVDS、CLKoutX+/-(X=8、9、10和11)极性恢复正常、CLKoutX+/-(X=8、9、10和11)开始按如下方式正常工作。 
当输出频率为245.7MHz 时会发现此问题、但当输出频率为122.88MHz 时不会发现此问题
TI 专家对此问题是否有任何建议或建议?
此致、
希拉诺