This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK04826:CLKoutX+/-(X=8、9、10和11)极性问题

Guru**** 2504945 points
Other Parts Discussed in Thread: LMK04826

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1062871/lmk04826-clkoutx---x-8-9-10-and-11-polarity-issue

器件型号:LMK04826

您好!

我的客户正在其 PCB 上评估 LMK04826B。
他们面临数字延迟问题。

它们的配置为随附的.TCS 文件。
e2e.ti.com/.../Register-Setting.tcs
切换 SYNC_POL 位后、CLKoutX+/-(X=8、9、10和11)极性得到相同的值、差分输出幅度几乎变为零、如下所示。

之后、通过写入 SDCLKoutY_FMT 位断电、然后再次写入 LVDS、CLKoutX+/-(X=8、9、10和11)极性恢复正常、CLKoutX+/-(X=8、9、10和11)开始按如下方式正常工作。

当输出频率为245.7MHz 时会发现此问题、但当输出频率为122.88MHz 时不会发现此问题
TI 专家对此问题是否有任何建议或建议?

此致、

希拉诺

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Hirano-San、

    客户的 SYSREF_DDLY=4;数据表指定应将其设置为8或更大。 由于意外的 SYSREF 分频器状态、SYSREF 分频器通过 SYSREF_MUX 进行耦合时可能会出现时序问题、这可能会影响 CLKouts。 但这似乎是不可信的。

    我将于星期一在实验室中测试此问题、并尝试重现此问题。

    此致、

    Derek Payne

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Derek、

    感谢您的回答。
    我期待在周二的 JST 上收到您的实验室测试结果。

    此致、

    希拉诺

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Derek、

    您的测试结果如何?
    您是否能够重现此问题?

    此致、

    希拉诺

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Derek、

    您还在上班吗?
    您的测试结果如何?

    我的客户正在等待您的回复。

    此致、

    希拉诺

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Derek、

    我的客户还有一个问题。
     如果 SYSREF_DDLY=保留值、0至7、会出现什么问题?

    无论如何、我的客户尝试 了 SYSREF_DDLY=8、但问题未得到解决。

    此致、

    希拉诺

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    平野-圣、

    很抱歉耽误了很长时间、这个线程没有正确分配给我、我也没意识到。

    我在我们的 EVM 上测试了客户配置、但在重写格式寄存器之前、我无法复制他们在输出看起来以更低的振幅运行时观察到的结果。 再加上您最初说客户正在使用自己的 PCB、我想知道是否存在硬件问题。 我看到受影响的输出全部使用 LVDS 格式。 LMK04826上的 LVDS/HSDS 输出格式存在一个已知问题、即如果没有输出 P/N 引脚之间的直流路径、输出无法正确启动。 有关其他说明和图、请参阅数据表第10.4.2节。

    如果 SYSREF_DDLY 设置为保留值、则同步事件可能无法在复位完成之前通过 SYSREF 分频器完全传播、并且在 SYSREF_DDLY 编程延迟到期时分频器阶段可能实际上是随机的。 SYSREF 分频器的相位基本上是随机的。 我认为可能会有其他影响、但这似乎不太可能与客户对时钟输出的观察有关;SYSREF_DDLY 的保留值应仅导致不可预测的 SYSREF 相位偏移、而不是输出格式振幅问题。

    此致、

    Derek Payne

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Derek、

    感谢您的回答。

    正如您所建议的、它们的 LVDS 输出上没有直流路径。
    由于其 LVDS 接收器具有内部100欧姆端接、因此他们计划使用图31端接作为永久固定方法。

    作为一种暂定解决方案、他们计划使用以下方法。
    到目前为止、它们始终可以在时钟输出端看到收集 LVDS 振幅。 您是否认为以下序列始终需要适当的 LVDS 输出幅值?
    -开机
    -初始化所有寄存器并将时钟输出设置为断电、而不是 LVDS 优先。(无相位调整)
    -完成所有寄存器设置后,将时钟输出设置为 LVDS。 (无相位调整)

    此致、

    希拉诺

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    平野-圣、

    美国有假期、Derek 将很快回复。

    此致、

    Julian

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    平野-圣、

    对输出格式寄存器进行重新编程 应重新加载输出驱动器、该驱动器独立于数字分频器或控制相位校准的其他电路。 即使他们想要进行相位调整、也应该可以在激活 LVDS 输出驱动器之前进行。

    从断电切换到 LVDS 有助于在不同的直流负载条件下重新启动输出驱动器、但我无法肯定地说、它在所有情况下都能正常工作。  此 故障启动条件的触发条件是在启动期间输出引脚电压彼此接近、并且不会发生漂移以开始输出缓冲器振荡。 在引脚之间应用560Ω Ω 作为直流电流路径有助于在启动时强制引脚电压发生变化。 通常从断电切换到 LVDS 也会向引脚施加足够不同的直流电压以强制干净启动、但在极少数情况下、某些器件仍会卡住。 您建议的序列可用于调试或原型测试、但 我不建议将其投入生产。 图31是更好的长期解决方案。

    您是否知道其接收器是否可以在 LVDS 共模电平下运行? 只要接收器可以接受1.25V 共模电压、就可以移除交流耦合电容器并替换为0Ω μ F、然后直接将直流耦合到接收器。 这会在启动时创建直流电流路径、从而防止出现故障启动情况、不会给 LVDS 信号增加不必要的负载阻抗和振幅损耗、并且在大多数情况下仅需要更改 BOM。

    此致、

    Derek Payne

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Derek、

    感谢你的帮助!

    此致、

    希拉诺