This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX2694-EP:输出信号中有分数杂散

Guru**** 1568615 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1228105/lmx2694-ep-there-are-fractional-spurs-in-the-output-signal

器件型号:LMX2694-EP

大家好、

如下图所示、输出1GHz 信号在其最接近的位置有分数杂散(有些没有杂散、有些则有更多杂散)。 计算发现分数分子分母只能输出1GHz 整数频率:

配置:参考设计中使用环路滤波器。 客户还单独测量时钟、没有此类杂散。

它与什么相关 、如何消除它? 他们还尝试了基准分频器 R、 检查了电源并修改了小数分频分子分母、但输出不是整数频率、仍然存在杂散。

然后、请查看寄存器配置:

此致、

樱桃

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Cherry:

    此配置的小数杂散为426.667kHz 的倍数。 您可以尝试使用二阶调制器、这会将杂散推至1.28MHz。 使用较小的电荷泵电流可以降低杂散水平。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Noel:

    感谢您的支持。

    客户尝试了你提到的方式、确实帮了很多忙!  但2.5G、3.5G、4.5G、5.5G 等更高频率的点仍未被消除、并且杂散也相当大。  

    下图显示了5.5G 修改后的配置、其中调制器阶数从3变为2、即0x2C00A2、PFD_DLY_SEL 从4变为3、即0x258304:

    下图显示了5.5G 阶3的杂散:  

    下图显示了修改2阶后的杂散、效果要好得多、但仍然存在。 客户还尝试了其他调制器版本、但性能会更差:

    下图在上述基础上显示了15mA 至9mA 的电流、杂散有所改善、但近端相位噪声更差:  

    仍然可以对其进行优化、还是这已经达到预期/最佳性能?

    谢谢。此致、

    樱桃

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Cherry:

    我们可以将 PLL_DEN 更改为 30.72值的非整数倍。 例如、10000000。 杂散将被随机分配。

    黄色线迹是二阶 MASH;蓝色线迹是三阶 MASH。