This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS1282:SYNC 引脚被提升为高电平后、器件有时停止采样

Guru**** 646230 points
Other Parts Discussed in Thread: ADS1282
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1166086/ads1282-part-sometimes-stops-sampling-after-sync-pin-is-raised-high

器件型号:ADS1282

我有一个具有3个 ADS1282 ADC 的系统。 我需要所有这些都在同一个实例中进行采样。 它们都共享来自 MCU 的/PWDN、/RESET 和 SYNC 信号。 这些都使用相同4.096MHz 时钟的缓冲副本。

它们都加电在一起、我做的第一件事是将/PWDN 引脚设置为高电平。 然后、我将/RESET 拉至低电平50uS、然后再次将其设置为高电平。 最后、我将 SYNC 设置为高电平。

复位后、我可以看到/DRDY 行以默认1kHz 采样率切换。 但是、一旦我将 SYNC 设置为高电平、芯片将再采样1或2次、然后/DRDY 保持高电平。 有时、它们会继续正常运行。 当我将 SYNC 设置为高电平时、ADS1282芯片中的1或2停止采样... 每次我运行它时、它都有一个不同的1个或2个 ADC。

我已验证3.3V 电源是否正常且稳定。 4.096MHz CLK IN 稳定。 我还能够对它们进行编程、使其以不同的采样率运行、因此 SPI 接口很好。

请帮助!