This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC5672:通过 RF 变压器(单端到单端)为 DAC 计时

Guru**** 2507255 points
Other Parts Discussed in Thread: DAC5672

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/797122/dac5672-clock-the-dac-via-a-rf-transformer-single-ended-to-single-ended

器件型号:DAC5672

大家好、我要把模拟和数字器件分开。 主时钟位于具有扇出缓冲器的电路的数字部分(扇出缓冲器具有多个时钟输出来为不同器件的多个时钟输入计时)。 主时钟和扇出缓冲器位于电路的数字部分、我想放置一个 RF 变压器、用于连接扇出时钟输出和 DAC5672时钟输入。 因此、RF 变压器进行单端到单端转换。 我是否应该添加额外的组件? 下图中的电路是否足以实现此电路?  这是正确的方法吗? DAC 是电路模拟部分的一部分。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的 Fidel:

    我们将仔细研究此调查、并将很快与您再次见面。

    此致、

    Dan
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Fidel:

    DAC 的 CLK 引脚接受 CMOS 电平,即信号应在0V 至3.3V 之间变化。 您绘制上图的方式是、变压器之后的 DAC 时钟输入信号将具有0V 共模电压(将具有负摆幅和正摆幅)。 而 DAC CLK 引脚仅接受0至3.3V 的输入信号、因此您将在变压器之后将输出信号的共模电压调整为1.65V、以便您的信号仅在0V 至3.3V 范围内摆动。

    您可以使用具有中心抽头的变压器、并将中心选项卡偏置为1.65V 或其他一些技术。

    此致、
    Neeraj