This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC8760EVM:I-out 电流范围超出规格。

Guru**** 1709640 points
Other Parts Discussed in Thread: DAC8760
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/838066/dac8760evm-i-out-current-range-out-of-spec

器件型号:DAC8760EVM
主题中讨论的其他器件:DAC8760

我将通过安装 JP6跳线来测试 I-out、该跳线将板载300欧姆电阻器置于 I 环路径中、因此在理论上、我应该能够测量电阻器上的电压并确定流经电阻器的电流大小。

由于它是一个300欧姆的电阻器、4-20mA 的输出应在1.2V 和6V 的范围内为电阻器上的电压、而我在低端上得到0.525V、在高端上得到2.336V

电压输出正确、从0v 变为5V、这与我的 Vref 匹配、但电流输出毫无意义。

我已经尝试使用升压和不使用升压。

我通过将万用表串联到 JP6来测量电流、低端上的电流为2.91mA、高端上的电流为9.32mA、其中电流应为4mA 和20mA。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Muhammad、

    欢迎参加 e2e 论坛!

    请验证电路板上所有跳线的状态。  您是否有任何设备连接到 JP2或连接器 J4? 如果 RSET 电阻器具有另一个并联值、则输出将偏斜。  您能否确认您使用的 AVDD 电源电压?  基准电压是多少(REFIN、测试点 VREF)?  此外、在进行测量时、请确认您的仪表没有任何并联电阻、因为这会使电流值偏斜。

    谢谢、

    Paul

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Paul:

    感谢您关注此问题。 因此、我的测试条件如下:

    AVDD = 15VDC (尝试使用12V 和24V 电压时没有产生任何影响)

    VREF = 4.995V  

    JP2分流器已完全移除(未使用 HART)

    插入了 JP6、因此300 Ω 电阻器与 JP5并联。 使用的仪表是 Fluke 87、探针上没有连接外部电阻器。

    我还注意到、如果我将仪表设置为电流测量、请将探针连接到 J5 (基本上会产生死区短路)上、我能够准确地生成4-20mA 电流、因此我不确定我是否需要在电路板或 GUI 中进行一些特殊设置?

    此致、

    Muhammad。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Muhammad、

    只需确认一下、当您监控 R4上的电压时、是否组装了 JP5?

    您能否尝试两种组合(JP5开路和短路)?  请验证升压组件周围的所有焊点是否看起来良好(Q1、R1、R2)。

    您是否还可以移除 JP6并使用仪表确认 R4的电阻?

    谢谢、

    Paul

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    是否有更新?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Paul:

    我的评论为红色。

    只需确认一下、当您监控 R4上的电压时、是否组装了 JP5? 是插入了 JP5

    您能否尝试两种组合(JP5开路和短路)?  请验证升压组件周围的所有焊点是否看起来良好(Q1、R1、R2)。  我在插入 JP5的情况下给出的测量值、如果我移除它、即使用外部 FET、电流会下降、这也会导致电压下降。

    您是否还可以移除 JP6并使用仪表确认 R4的电阻?  测量值为299.5欧姆。

    此致、

    Muhammad

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Muhammad、

    此 EVM 是否以任何方式进行了修改? 它是新的吗?

    鉴于使用仪表作为接地分流器(J5两端)似乎可以在 JP5短接的情况下工作、我怀疑升压电路有问题。  您能否检查 R1和 Q1周围的焊点? 在 JP5开路的情况下、您能否测量 R2 (IOUT 引脚)左侧的电压? 如果存在某种开路路径、则该电压可能会达到合规限值(~AVDD-2V)。

    谢谢、

    Paul

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Paul:

    因此、电路板处于原始状态、尚未进行修改。 我移除了 JP5、测量了 R2左侧的电压、即 Q1/Iout 的基极电压、测量值为3.1v。 我还注意到、如果我移除 JP6 (移除300欧姆负载)、Q1基极上的电压将变为4.484v、那么该电压为什么会改变... 为什么该电压应该变化? 此外、如果我触摸 DAC8760 IC、感觉很温暖、我现在认为控制器内部已损坏。  

    此致、

    Muhammad。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Muhammad、

    如果移除 JP6、则没有更多的接地电流路径、因此输出应上升至顺从电压。  实际上、我希望它接近 AVDD 电源、您说的是12-24V -这是否仍然正确? 您是否为 AVDD 使用5V 电源?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Paul、

    我使用15V 作为 AVDD、这也是我预期的结果、但它保持在4.484V。 如果您有已知的工作板、是否也可以验证您的端部的这些值?

    Muhammad。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Paul、您好、有什么更新吗?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    穆罕默德

    在负载为开路或300欧姆负载或两者的测试期间、您能否检查警报引脚的状态? 同样、您能否在测试期间验证电源的稳定性?

    该器件已循环运行了一段时间、在项目开发过程中、我使用300欧姆分流电阻器进行早期样品精度验证、因此我非常确信该设计本身在标称条件下能够正常工作。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    穆罕默德

    您是否能够进行这些测量中的任何一项、或在调试过程中取得进展? 我们可以请求更新吗?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    穆罕默德

    此线程已处于非活动状态一段时间。 因此、您知道、该线程将在无活动2周后自动锁定。 此时、您可以启动新主题或选择"提出相关问题"、我们将继续为您提供支持。