大家好、
您能帮助回答我的客户提出的以下问题吗?
在 LDAC 为低电平时、当连续设置多个输出(例如 OUTA ~C)时、每个命令之间需要多长时间间隔?
关于 INL 和 DNL、在代码252和255之间没有信息。 您能告诉我代码252到255之间的值吗?
(1)代码4至代码1016 - 10位、代码1至代码251 - 8位之间的终点拟合
3.在 E.C 表中,满量程误差如下所示。 对于 DAC43608、是否可以将代码用作255d?
此致、
山口
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
大家好、
您能帮助回答我的客户提出的以下问题吗?
在 LDAC 为低电平时、当连续设置多个输出(例如 OUTA ~C)时、每个命令之间需要多长时间间隔?
关于 INL 和 DNL、在代码252和255之间没有信息。 您能告诉我代码252到255之间的值吗?
(1)代码4至代码1016 - 10位、代码1至代码251 - 8位之间的终点拟合
3.在 E.C 表中,满量程误差如下所示。 对于 DAC43608、是否可以将代码用作255d?
此致、
山口
山口山口-圣、您好!
对拖延表示歉意。 上周我没有时间。 请在下面找到我的答案:
当 LDAC 引脚为低电平时、数字命令和 DAC 输出之间的延迟由输出稳定时间(即10us)提供
2.输出放大器需要电源余量和空间才能正常运行。 因此、当输出范围与 VDD 的输出范围相同时、电源轨附近会有一个非线性区域。 因此、INL 和 DNL 在线性范围内指定。 为了在整个代码范围内获得线性、建议在基准和电源之间提供余量
正如我提到的,轨附近的性能取决于满量程输出范围和电源。 当有足够的余量时、代码本身并不重要
希望这能解答您的问题。
此致、
Uttam Sahu
应用工程师、精密 DAC
山口山口-圣、您好!
由于 LDAC 始终为低电平、DAC 输出将在相应的 DAC 写入命令之后花费10us。 因此、更新不会同时进行。
例如、对于您提供的编程序列、输出稳定时间如下。 假设 I2C 帧采用大约15us @400kHz SCL。
开始时间--> 0us
DACA --> 10us
DACB -> 15us + 10us = 25us
DACC -->15us*2+10us =40us
DACD -->15us*3+10us =55us
Dace --> 15us*4+10us =70us
DACF --> 15us*5+10us =85us
DACG --> 15us*6+10us =100us
达赫--> 15us*7+10us =115us
此致、
Uttam