请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
主题中讨论的其他器件:ADS52J90、 ADC10080我需要有关以下有关可视成像仪应用的查询的帮助。
问题1:
我有一个 CMOS 图像传感器、它以差分形式提供模拟输出
Vcm = 2V、Vdiff 为200mV
但是、如果在传感器级施加增益、则 Vdiff 可能会高达400mV
因此、模拟差分电压的工作范围为2-400mV 至2+400mV、
我的困惑是、我应该考虑 ADC 选择中的最大 Vpp 是多少? Vpp 为2.5V 的 ADC?
问题2:
我为传感器提供了 HCLK 和 VCLK、传感器会为每个下降沿抛出模拟数据
HCLK 的最大限制是80MHz,我可以说我的模拟传感器样本是以80MHz 的频率输出的
对于这类应用、我的采样率应该是多少、我是否应该遵循这里的双半分频? 或者、我是否有办法将 ADC 与 HCLK 同步并为 HCLK 的每个下一个上升沿获取 ADC 输出
是否有任何类似的特殊 ADC 可为我提供帮助?