您好!
我们使用的是 ADS8353QPWRQ1、它通过缓冲器从 LDO 提供外部 ADC 基准电压。 缓冲器输出被馈送到 ADC 基准引脚。 基准的输出宽带噪声由一个截止频率为1.6kHz 的3dB 低通滤波器进行滤波。 对 LDO 输出噪声密度进行建模、并在缓冲器输入端给出噪声仿真值。 请查找随附的仿真文件。
在数据表的第8.1节中、μVRMS 发现输出宽带噪声通常应大约为基准源的几个100 μ V。 因此、尝试 使用 TINA 仿真验证基准源的宽带噪声是否限制在100μVRMS μ V 以内。
在1.6kHz 时、"总噪声"结果显示为199.53nV。 我们能否将其视为 ADC 引脚的总基准噪声并得出结论认为它小于100μVRMS μ V。 我们的理解是否正确?
此外、我们还对如下公式的计算提出了另一个问题。 我们能否从数据表第6.5节中的电气特性中获取 SNR (dB)?