This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] 带通滤波器、用于改善 ADC 时钟输入的抖动

Guru**** 633810 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1182948/band-pass-filter-to-improve-jitter-for-the-adc-clock-input

员工、

我观看 了 Thomas Neu 的 TI 培训视频,该视频介绍了 ADC 中的时钟抖动和 SNR。 除其他外、Thomas 建议为 ADC 时钟输入使用带通滤波器。 “在 TI,我们可以随时在 ADC 时钟输入上使用带通滤波器。 [5:06 在视频中]”

是否有 TI 应用手册或参考设计进一步讨论了此类带通滤波器?

任何建议、见解或参考都是非常感谢的!

此致、
Nick

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Nick、

    我们没有任何文档将这些带通滤波器本身作为主要主题、但是、当 Tommy 提到使用带通滤波器时、我们只是使用 TTE 滤波器的外部射频带通滤波器。 通常、我们使用3%、5%和10%滤波器。 使用10%滤波器的示例意味着通带为0.95*fc 至1.05*fc

    这些滤波器用于时钟输入、以减少进入采样时钟的宽带噪声、这将有助于提高数据转换器的性能。 在测试转换器时、我们还在模拟输入信号上使用这些相同的 TTE 滤波器、以降低输入信号的宽带噪声、因为宽带噪声将直接滑/折回目标频带并降低可用的动态范围。

    您可能会发现以下时钟抖动系列也是信息性的:

    此致、Chase