This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC3241:sysref 时序

Guru**** 2012440 points
Other Parts Discussed in Thread: ADC3241
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1392142/adc3241-sysref-timing

器件型号:ADC3241

工具与软件:

我们要在新系统中使用 ADC3241IRGZT。 除了差分 CLK 输入外、它还有一个差分 SYSREF 输入。

对于此 SYSREF、数据表仅说明其用于总体系统同步。 输入时钟分频器可给予系统时钟架构设计更高的灵活性、SYSREF 输入可实现整个系统同步。"

 

但它看起来是什么样子的? 数据表中没有显示 SYSREF 工作原理的时序图。 仅表7.13包含值。 SYSREF 和输入 CLK 似乎以某种方式一起发挥作用。

 

您能否获得更多信息、例如时序图?

Ciao  
Hanno (代表我的客户)

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Hanno:

    我可以提出设计问题、请给我几天时间来联系您。

    客户是否计划同步多个设备?

    您是否有一个方框图可供分享客户计划实施的内容?

    此致、

    Rob

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    目前、设计中应仅使用一个 ADC3241器件。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Jens、您好!

    如果只有一台设备、则不需要 sysref。

    此致、

    Rob