请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:ADC12DL3200EVM 工具与软件:
您好!
参考设计中使用的串联电阻器有什么用途?
需要如何计算它?
谢谢
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
工具与软件:
您好!
参考设计中使用的串联电阻器有什么用途?
需要如何计算它?
谢谢
您好!
这些只是为了减慢电平转换器的边缘速度。 R 基于线路的 C 和您希望减慢速度达到的边沿速率。
此致、
Geoff
尊敬的 Geoff:
在我们的设计中、我们计划将这些信号直接从 ADC 连接到 FPGA。 在这种情况下、是否需要使用这些串联电阻器?
如果需要、您可以通过哪些计算来选择这些电阻?
我们将 直接连接 CALSTAT、CALTRIG 和 PD 也和 FPGA 相连接。 这些网络上是否也需要类似的电阻器?
尊敬的 Nandini:
否、您不必添加串联电阻器。 它们可以防止我们需要通过限制电流来调整输出上升时间。
此致、
Geoff
尊敬的 Geoff:
我计划添加一个串联0欧姆占位符、以防需要调整上升时间。
希望这是可以做,没有任何不利的影响。
谢谢
Nandini
尊敬的 Nandini:
添加0欧姆电阻器不应该是问题。
此致、
Rob