This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DP83620:MII 总线空闲

Guru**** 633810 points
Other Parts Discussed in Thread: DP83620
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1069410/dp83620-mii-bus-idle

部件号:DP83620
“线程: 测试”中讨论的其它部件

您好,

我们设计了一款新型主板,DP83620连接到 Micrel KSZ8873MML 端口1。  

当重置和断电信号被取消断言时,我可以在 MDI 接口上看到一个类似于自动协商脉冲的脉冲。 当我将链路连接到另一个以太网设备时,不会创建链路。 (笔记本电脑)

我尝试将链路强制为100Mbps 全双工模式,我得到的唯一行为是 TX 对现在显示活动链路。 RX 无任何内容。  

 

在此期间,MII 总线处于空闲状态,甚至 TX_CLK 和 RX_CLK 也处于低电平状态。 我们在 MDIO 总线上没有任何通信。

我已包括示意图页面。

PHY Schematic Page

是否需要通过 MDIO 执行任何初始化? 是否缺少捆扎电阻器?

谢谢,

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 

    感谢您的查询。

    请分享 PDF 示意图。 如果可以提供 原理图的 MAC 和 MDI 接口部分,这将有所帮助。

    注意:

    斯里尼瓦萨

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,

    我已经创建了一个 PDF,它只显示了我的示意图的以太网部分,其中包含敏感信息 hidden.e2e.ti.com/.../DP83620_5F00_Ethernet-Schematic.pdf

    希望就是帮助

    此致,

    马克-安德烈

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,斯里尼瓦萨,

    我已经检查 PHY 是否可以处于 MII 隔离模式。 所有设备的 MII 输出都是由低电平驱动的。 当我断言断电引脚时,输出现在是 Hi-Z

    PHY 是否在激活前等待 MDIO 事务? MCU 尚未编程。 我们只有一个代码来释放重置。

    此致,

    马克-安德烈

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 

    感谢您的参与。

    请检查 PHY 地址。 地址为零会将设备置于 MII 隔离模式。

    其中一个原因可能是在这些人获释后,时钟会上升。  

    4.5交流电规格—通电正时

    请确保在释放 reset_n 前时钟保持稳定。

    此致,

    斯里尼瓦萨

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 

    如果您担心共享敏感信息,可以使用私人聊天。

    此致,

    斯里尼瓦萨

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    PHY 地址为1。 当设备处于重置状态时,我可以在列中看到高电平,当释放重置时,它会降至0。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 

    谢谢。 请检查时钟并重置顺序。

    请让时钟保持稳定,然后再释放复位。

    此致,

    斯里尼瓦萨

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 

    供应上升时间如何?  加电后,是否可以尝试使用 Bit5 0f 10.1.1基本模式控制寄存器(BMCR)执行重置?

    此致,

    斯里尼瓦萨

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,

    供电斜坡时间为10毫秒。 这是单声道。 不幸的是,我们实际上没有软件挂钩来访问 MDIO 接口。 我们正在与我们的固件团队共同努力。

    我们在启动和重新启动之间增加了1秒的延迟。 我将在今天下午晚些时候详细了解重置释放与时钟。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,

    我拍摄了复位与时钟的快照。 我的探测不是最佳的。 这可能会导致一些实际不存在的过度/不足。

    在某些情况下,时钟采样率偏低。 这会导致示波器伪影。

    我想知道是否有任何模式可以导致 PHY 将所有输出限制在较低的水平。 是否可以是误操作的出厂测试模式?

    通道1:时钟25MHz

    通道2:重置

    通道3:3.3V

    通电顺序:

    已释放时钟与重置:

    3.3V 上升与时钟(25MHz 时钟采样不足):

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 

    供应斜坡应该正常。  

    我将等待您的其他测试观察结果。

    此致,

    斯里尼瓦萨

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,

    我想详细了解一下这种 PHY 行为。  

    没有以太网链路时 PHY MII 端口是否保持空闲? 当链路打开时,MII 是否处于活动状态?

    如果 MII 应该始终处于活动状态。 (至少是时钟)是否有任何操作模式会导致 PHY 保持这些线路的低绑定? 它可以是工厂测试模式,还是 JTAG 测试模式?

    重置输入上升时间是否会影响 PHY 行为?

    谢谢,

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我们成功写入 PHY,但重置似乎没有任何改变。 我们将再次检查整个板组件,以查看所有部件和焊料是否都正常。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 

    如果地址0未启用 MII 隔离,我预计 MII 时钟将处于活动状态。

    谢谢,

    斯里尼瓦萨

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 

    感谢您的更新。  同意您的方法。

    此致,

    斯里尼瓦萨

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好,我们回顾了整个电路板组件,看起来 Rx_DV 捆扎错误。 PHY 以 RMII 设置。 这与主模式禁用相结合似乎会导致我们所看到的行为。  

    正确设置捆扎后,我们确实让 PHY 正常工作。

    感谢您的支持。

    马克-安德烈·菲里昂

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 

    感谢您的检查和意见。

    图中所示的是 R146而不是 DNP 的填充情况。

    此致,

    斯里尼瓦萨