This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DS110DF410:器件输入查询、寄存器设置信息请求和抖动查询。

Guru**** 1869600 points
Other Parts Discussed in Thread: DS125DF410, DS110DF410, DS100RT410, DS110RT410
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/917321/ds110df410-device-input-inquiry-register-setting-information-request-and-jitter-inquiry

器件型号:DS110DF410
主题中讨论的其他器件:DS125DF410DS100RT410DS110RT410

尊敬的 TI 支持:

我要预先指出,这个问题是一项持续调查的一部分。 我研究了几种重定时产品、都是为了在10.3125Gbps 和9Gbps 的速率下生成 PRBS 模式、因此我探索了几种产品。

序言

最初、我正在寻找一个可以在没有输出的情况下输出 PRBS 的器件。

我的初始搜索涉及查看 DS125DF410、但我发现它上的 PRBS 发生器无法在自由运行模式下与 VCO 一起使用。

然后、我对 DS100RT410进行了调查、该器件提供了自由运行的 VCO 选项、但我后来意识到、根据我的要求、DS110RT410的数据速率更合适(或 DS110DF410)。

因此、我决定使用 DS110RT410/DS110DF410。 不过、我不再打算在自由运行模式下使用 VCO、而是要为器件的输入提供时钟。

问题

首先、我想知道、假设输入是通道输入的时钟输入、是否可以在10.3125Gbps 和9Gbps 同步下生成 PRBS 数据?

我对10.3125Gbps 的打算是644.53125MHz 时钟。

其次、对于输入引脚上的时钟而言、什么是理想的抖动规格?

第三、我想了解假设同步时钟输入、该器件可实现的绝对最低 PRBS 线速率是多少?

从数据表中可以看出、它在8.5Gbps 速率下报价、但我想确认这一点、因为如果我们能够以6Gbps 速率生成 PRBS 模式、则可能会存在一个 beenfit。

我还想了解一下在9Gbps 时输出 PRBS 模式的情况、假设输入频率适当调整为16 (562.5MHz)、PPM 寄存器输入的样子是什么? 当我尝试确定该寄存器值的值时、我使用 Nppm = 9.0 * 1280 = 11520的计算结果、因此我的十六进制值为0x2D00。 因此、我希望组0和组1是相同的。 组0由寄存器0x60和0x61设置、组1由0x62和0x63设置。 那么、0x60 = 0x00、但我不确定0xD2在0x61和0x63的7个最低有效位中会发生什么情况?

我还想再次检查 DS100RT410、DS110RT410和 DS110DF410器件是否引脚兼容?

总结

  1. 我能否使用器件通道输入端的时钟在通道上生成同步 PRBS 输出?
  2. 对于设置为通用0xFF 的 PPM 容差、需要什么抖动规格?
  3. 器件数据速率的绝对最小值是否为数据表中的8.5Gbps、或者是否可以以较低的速率运行?
  4. 只需查看有关我将用于9Gbps 频率的0x61和0x63值的一些说明即可?
  5. 仔细检查器件 DS100RT410、DS110RT410和 DS110DF410是否与引脚对引脚兼容?

再次感谢您的观看、

此致、

Sean Suttie。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、请参阅下面的内容。

    1. 我能否使用器件通道输入端的时钟在通道上生成同步 PRBS 输出?
      • 是的。 到重定时器高速输入的子速率1010时钟输入信号的频率可低至16分频。
    2. 对于设置为通用0xFF 的 PPM 容差、需要什么抖动规格?
      • 在这种情况下、我们没有严格的输入抖动要求
      • 通常、时钟信号抖动应处于10G-KR 和 SFF-8431 SFI 规范等标准规定的输入抖动容差要求范围内
    3. 器件数据速率的绝对最小值是否为数据表中的8.5Gbps、或者是否可以以较低的速率运行?
      • 见上文第1项
    4. 只需查看有关我将用于9Gbps 频率的0x61和0x63值的一些说明即可?
      • 您可以使用 DS125DF410的 SigCon Architect GUI 配置文件(可通过 TI.com 下载) CDR 页面进行此计算。 GUI 可以为您确定值
      • 详细的计算指令位于数据表中、可通过 TI.com 下载
    5. 仔细检查器件 DS100RT410DS110RT410DS110DF410 是否与引脚对引脚兼容?
      • 是的、它们确实是引脚对引脚兼容的

    因此、

    Rodrigo Natal

    HSSC 应用工程师