This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DP83848Q-Q1:查看 DP83848 SCH 并提出一些建议

Guru**** 2465890 points
Other Parts Discussed in Thread: DP83848Q-Q1

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/594432/dp83848q-q1-review-dp83848-sch-and-give-me-some-proposal

器件型号:DP83848Q-Q1

尊敬的先生

在 我的新项目中加入了 TI CPU AM335X 和 DP83848Q-Q1。

但出现了一些问题。  当寄存器的状态为正常时、DP83848不能进行计数。

请帮我提出一些建议。

因为 attScas 是 SCH 和 Register。

e2e.ti.com/.../DP83848_2D00_Q.PDF

 C

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Bin、

    我对您的原理图有点困惑、因为网络似乎已经发生了变化。
    您能否在网络与引脚对齐的情况下重新发送?

    您能为我探测 XI 时钟吗? 我想查看该时钟的频率容差和抖动。

    您是否在 MAC 和 PHY 之间共享50MHz 时钟?
    为什么 UART5_RXD 会路由到这么多的引脚? 可能我对网标签感到困惑。

    此致、
    Ross