This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DP83825I:以太网 IC 配置

Guru**** 648580 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1177888/dp83825i-ethernet-ic-configuration

器件型号:DP83825I

您好!  

我们已根据所附的布置制作了原理图,请与控制器一起查看配置,并分享有关所用时钟和晶振的反馈。

此外、还建议您提供有关橡皮擦和从模式应用的任何参考文档

.e2e.ti.com/.../Ethernet-review.pdf

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Rishav、

    请允许我在下周周二之前提供有关原理图的反馈。

    以下是有关 RMII https://www.ti.com/lit/an/snla076a/snla076a.pdf https://www.ti.com/lit/an/snla101a/snla101a.pdf 的一些文档

    --
    此致、
    Gokul。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的响应、我们将等待您的意见。 同时、为了更具体地回答我们对此提出的问题、我在下面添加几个问题  

    -我们 使用的常用时钟源(来自 Abraacon 的50MHz 振荡器'ASE-50.000MHZ-LR-T')为 PHY XI 引脚以及微控制器的'ETH_CLK'供电。 请建议此安排是否有任何问题/需要注意的具体事项。

    -对于'RST_N'、我们已分配微控制器的专用引脚可在需要复位 PHY 的情况下以 GPIO 模式运行。 希望这可以

    - TI 是否提供任何支持/共享固件示例例例例程、我们可以在主机微控制器中轻松实现这些例程来管理/配置此 PHY?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Rishav、

    我将与我的团队核实是否有示例 Linux 代码可供我们与您分享。

    --
    此致、
    Gokul。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Rishav、

    您可以在 https://git.kernel.org/pub/scm/linux/kernel/git/torvalds/linux.git/tree/drivers/net/phy/dp83822.c 上找到示例 Linux 代码

    --
    此致、
    Gokul。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好、Gokul、  

    只需跟进硬件和其他查询即可。 提及代码驱动程序、并将其引用

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好、Gokul、  

    请  尽快回答我们的硬件问题、以便我们能够适应设计中的任何更改。

    谢谢、  

    Rishav  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Rishav、

    PFA、带注释的原理图。 原理图看上去基本上不错。

    e2e.ti.com/.../Ethernet-review_5F00_feedback.pdf

    --
    此致、
    Gokul。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    此外、请在我们冻结硬件之前回复查询  

    我们 使用的通用时钟源(来自 Abraacon 的50MHz 振荡器'ASE-50.000MHZ-LR-T')为 PHY XI 引脚以及微控制器的'ETH_CLK'馈电。 请建议此安排是否有任何问题/需要注意的具体事项。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Rishav、

    使用50MHz 通用时钟时、请确保 PHY 通过搭接配置为 RMII 从器件。

    请确保符合数据表第6.6节中 RMII 从器件时序和输入时钟容差(50MHz)的参数。

    --
    此致、
    Gokul。