This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DP83822H:DP83822H RX_CLK 和 TX_CLK

Guru**** 1079480 points
Other Parts Discussed in Thread: DP83822H
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1188569/dp83822h-dp83822h-rx_clk-and-tx_clk

器件型号:DP83822H

我们将在为 MII 配置的设计中使用 DP83822H。  XI 引脚将获得25MHz。  我们遇到的问题是、当设置10Mbps 运行时、RX_CLK 和 TX_CLK 输出为1.25MHz (我们应该得到2.5MHz)。  当尝试以100Mbps 运行时、我们看到 RX_CLK 和 TX_CLK 输出为12.5MHz (我们应该得到25MHz)。  这里似乎有一个额外的时钟分频。  有什么关于这种情况发生原因的想法吗?  是否有一些可能导致此问题的特定配置设置?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Klaus、您好!

    我建议查看器件的自举。

    我猜是器件捆绑到 RMII 从模式(RX_DV 模式4)或编程寄存器0x0017错误。

    --
    此致、
    Gokul。