This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TXS0104E:水平换档输入摆动和对输出的夹持

Guru**** 633810 points
Other Parts Discussed in Thread: TXS0104E
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1067683/txs0104e-level-shift-input-oscillation-and-clamping-to-output

部件号:TXS0104E

使用 TXS0104E,B 端口为5V 信号,A 端口为3.3V,信号为具有10k 外部上拉电阻器的 SWD 数据,问题在于尝试将 j-link 连接至4Mhz,数据信号(端口 B)夹紧至3,3V, 然后,摆动,在低电压下最终夹紧到2V。我还尝试了 NXP NTS0104PW,没问题,jlink 工作正常。  

一个假设是  TXS0104E ,其端口容量大于 NTS0104PW  

请检查一下。

 

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    嗨,詹姆斯,

    我不会期望端口电容有多大不同,即使它们不是我认为这是原因,因为这似乎是一个与直流相关的问题。 您能否提供问题的范围图? 这将有助于在一个范围捕获中看到输入和输出信号以及两个供应信号。  

    此外,此设备还具有内部拉拔功能,因此无需外部拉拔。 有了它,可能会导致跟跟跟跟跟跟单信用证有关的问题。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,迪伦,黄色为时钟,绿色为输入, 蓝色为输出。 开始时,时钟工作,输入夹紧至3.3V。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    今天,我移除了无法解决问题的 clk 和数据信号上拉和下拉电阻器,还检查了其他解决方案:
    1.缩短 jlink 电缆-->通道的长度
    2.use 其他类型的 jlink--> pass

    从振荡器中,我还发现在时钟设置高(黄色)时,输入(绿色)夹持为3.3V。
    我认为 TI 电平转换在某些值得考虑的情况下会降低函数,NXP 电平转换更可靠,而信号质量更差。
    但我仍然理解根本原因,它与水平变化有关。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    嗨,詹姆斯,

    在这些示波器中很难看到任何东西,但值得注意的是射门和噪音。 这可能是加载问题,这是此类设备最常见的问题。 缩短电缆长度有助于通过时,这一点很清楚。 设备不同,因此您不能期望两者之间的性能相同。 但是,您也不能期望 NXP 设备的性能与性能随过程,电压和温度的变化而变化。

    本设备应与短路和最小负载电容(<70pF)一起使用。 由此产生的过载,噪音和可能的非单声道行为可能会导致振荡。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    有时,,客户也会使用不同的工具。今天,我再次检查波形,发现端口 B (输入)在时钟前半周期从5V 下降到3.3V (也是端口 B) 开始工作。它的范围很广。你能不能帮助我理解哪种情况会使 poartB 和 Porta 达到相同的电压水平,尽管 vcca 和 vccb 的电压水平不同?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    嗨,詹姆斯,

    这是不可能的,因为高压水平取决于供电水平。 如果在静态状态下发生这种情况,则可能会损坏设备。 如果是在上升边缘时,则是过度冲的结果。