TI E2E 英文论坛海量技术问答的中文版全新上线,可点击相关论坛查看,或在站内搜索 “参考译文” 获取。

This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LVC1G08:输入转换上升或下降速率要求

Other Parts Discussed in Thread: SN74LVC1G08, SN74AUP1G08, SN74AHC1G08, SN74LVC1G97
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1120576/sn74lvc1g08-input-transition-rise-or-fall-rate-requirment

器件型号:SN74LVC1G08
主题中讨论的其他器件: SN74AUP1G08SN74AHC1G08SN74LVC1G97

大家好、

我注意到该部件具有输入信号的最小压摆率。

我的问题是:

为什么我们有这种要求? 我们是什么架构?

2.如果客户无法满足此类要求、他们会观察到什么典型波形、为什么?

是否有任何其他 TI 产品对该 dT/dv 规格要求较低? 客户的 dt/dv 规格为20us/V (此处没有明显的问题、但它不能满足我们的数据表规格)、您是否有任何建议可作为 SN74LVC1G08的替代方案来解决此问题?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    所有普通 CMOS 输入都有这样的限制。 请参阅 [常见问题解答]慢速或浮点输入如何影响 CMOS 器件?

    2.慢速输入可能会导致输出振荡或损坏。

    3.对于快速驱动和高驱动强度的器件,输入上升/下降速率要求更加严格。 您可以使用其他输出较弱的逻辑系列、例如 SN74AHC1G08、SN74AUP1G08。 或者、使用具有施密特触发输入的器件、例如 SN74LVC1G97。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Fanbin、

    请参阅此 [常见问题解答]浮点输入缓慢如何影响 CMOS 器件?

    您可以使用具有施密特触发输入的器件、这些器件没有输入转换率要求。 我建议使用 SN74HCS08。  

    请注意、没有施密特触发输入的器件都无法在20uS/V 的输入转换率下工作  

    此致、

    Sebastian