This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LV4T125:推荐的 OE 引脚连接

Guru**** 649970 points
Other Parts Discussed in Thread: SN74LV4T125
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1065621/sn74lv4t125-recommended-oe-pin-connection

器件型号:SN74LV4T125

在查看 SN74LV4T125的数据表后、

 我在 OE 引脚的解释上看不到太多。

可以选择连接 GND 还是 VCC?

有何区别?

连接到其中一个或另一个的情形需要什么?  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Gerald、

    您可以看到以下常见问题解答: [常见问题解答]慢速或浮点输入如何影响 CMOS 器件? 我们希望将未使用的 OE 引脚连接到 GND 或 VCC 的原因。

    如果未使用该通道、则无论连接哪一个(GND/VCC)都无关紧要。 通常、客户更喜欢使用哪种更简单。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    是的、数据表说明了对于未使用的输入、我们连接到 GND 或 VCC。 我真的想了解 OE 引脚、而不是未使用的输入引脚。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Gerald、

    OE 引脚也将遵循针对未使用输入规定的要求、因为 OE 引脚本身就是一个输入。  

    我可能会对您的问题有一些误解、我很抱歉。 如果您只是询问 OE 引脚功能、这是一个反相输入。 您将设置为高电平以禁用输出、设置为低电平以启用输出。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    是的、我只是问过 OE 引脚功能。 感谢您的澄清。 我相信、我现在根据您的回答来理解。

    为了澄清这一点、假设我将在4个通道中的3个通道上将5V 转换为3.3V 、并且不会使用1个通道。

    我将3.3V 连接到 VCC
    2.在3个启用的通道上、我将 OE 引脚设置为低电平。
    在1个禁用通道上、我将 GND 连接到其输入引脚并将其 OE 引脚设置为高电平。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    是的、听起来不错!