This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74ALVC125:SN74ALVC125缓冲器 IC 输入引脚故障

Guru**** 544840 points
Other Parts Discussed in Thread: SN74ALVC125
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1026404/sn74alvc125-sn74alvc125-buffer-ic-input-pin-failure

器件型号:SN74ALVC125
主题中讨论的其他器件: 冲击

我们将 SN74ALVC125用于 VFD PWM 缓冲器 IC 控制

在此过程中、观察到缓冲器 IC 的一个通道在切换时出现故障。  (参考:U6第2引脚)

PWM_buff BLK 我们为2 个 SN74ALVC125 IC (输出使能引脚)做了常见上拉,但由于常见 上拉,是否存在任何问题

DSP 与  SN74ALVC125之间的 PCB 跟踪距离接近60mm

我们在 两个板中持续发现了相同的问题  

请参考图片

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    使用10k 电阻器上拉多个输入没有问题。

    您在输入端看到了哪种故障? 此外、您能否共享该通道(输入和输出)正常运行的示波器截图?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Emrys Maier、您好!

    感谢你的答复

    在故障情况下、缓冲器 IC 的一个通道的输入在0至0.5V 之间切换、而不是在0至3.3V 之间切换(可能是引脚以某种方式加载)。  

    输出为稳态条件。(完全不切换)

    现在、我们还没有捕获波形。 如果确实需要、我们可以提供它。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    它听起来像是输入已损坏。 最常见的方法是 ESD 冲击。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    器件(SN74ALVC125)、它具有自可用 ESD 保护、

    我们在系统中需要注意的任何事项(您能建议对系统进行任何设计改进。)

     

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我无法看到您的整个系统-我的器件的视图非常有限-因此我无法真正提供输入来改进系统。 我只是给您提供了这样失败的最常见原因。 我甚至没有看到设备的电压输入(示波器快照)。

    该器件的 ESD 保护不足以满足系统级 ESD 应用的要求。 如果输入受到 可能的 ESD 冲击、则需要额外的 ESD 保护。

    我们有一份详细讨论这一点的应用手册: https://www.ti.com/lit/slyt492

    第1页的"系统级 ESD 保护与器件级 ESD 保护"一节对此进行了很好的解释。