This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LVC1G08-Q1:Y 输出电流限制

Guru**** 2455360 points
Other Parts Discussed in Thread: SN74LVC1G08-Q1

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1160195/sn74lvc1g08-q1-y-output-current-limit

器件型号:SN74LVC1G08-Q1

你(们)好

我的客户用例如下所示:

引脚1始终=5V(引脚1连接到 VCC)

当系统发生故障时、引脚2通常悬空并触发低电压。

y 连接3.3V 电压、电流通常限制为100mA。

当 PIN2连接至低电平时、Y 将灌入电流并输出低电平  

问题:

当它们未设置3.3V 输出电流限值并且 PIN2绑定到低电平,Ω 时、输出电压将保持3.3V 并且灌电流为180mA。 客户想知道:为什么器件可以灌入180mA、哪个器件内部需要这个巨大的电流?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Meng:

    请参阅 [常见问题解答]慢速或浮点输入如何影响 CMOS 器件?

    使输入悬空可能非常糟糕、并且会损坏器件、因此我们强烈建议始终将该第二个输入连接为高电平或低电平。

    此致、

    Owen

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    输出不被设计成对电源短路。

    数据表的第9.2.2节指出:

    每个输出的负载电流不应超过(IO 最大值)、并且不应超过器件的总电流(通过 VCC 或 GND 的持续电流)。 这些限值位于绝对最大额定值表中。

    超过绝对最大额定值可能会损坏器件。

    SN74LVC1G08-Q1不能以这种方式使用。 您要尝试解决的实际问题是什么?