请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:SN74AVC4T774 主题中讨论的其他器件:SN74AUC34、 2N7001T
逻辑支持团队
我设计了以下使用2个 SN74AVC5T774的电路、以支持3个 SPI 外设。
如果您有任何疑虑、请告诉我。
谢谢
TAMIO
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
逻辑支持团队
我设计了以下使用2个 SN74AVC5T774的电路、以支持3个 SPI 外设。
如果您有任何疑虑、请告诉我。
谢谢
TAMIO
我不知道 SN74AXC4T774器件。
您无需在高 DIR 输入上使用上拉电阻器;CMOS 输入可直接连接到 VCC 或 GND。 (这些电阻器仅在您希望在调试电路板时强制施加不同的电压时才有用。)
未使用的输出(第二个移位器上的 A3/A4)不需要接地。
当 OE 信号为高电平时、所有移位器输出均为高阻抗。 因此、如果控制器实际上将在 SPI 外设仍然上电时禁用移位器、则所有信号都需要上拉。 (但第一个电路中未提及 OES;是否在任何时候实际禁用了移位器?)