This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74HC163-Q1:使用计数器获得更低的频率

Guru**** 2507515 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/793872/sn74hc163-q1-using-counter-to-get-lower-frewuency

器件型号:SN74HC163-Q1

我想使用两个计数器从1MHz 获得较低频率的信号。

如图所示。

  红色名称 CLK 信号为1MHz、U23 RCO 引脚为输出信号。

如果我使用两个计数器作为图片显示、 我能否获得  1/256 * 1MHz 信号?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    感谢您发帖。
    Emrys 今天就这个问题对您作出回应。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、欢迎参加论坛!

    任何使用锁存器存储器的标准逻辑器件、如该计数器、都需要在系统启动时进行复位。  此处提供了一些详细信息:

    这里有一个很棒的视频、展示了如何从简单的 RC 和逻辑门组合中获取上电复位信号:

    在系统上电时生成复位信号

    因此、我的第一个建议是将这个上电复位(POR)电路添加到两个器件的 CLR 引脚上(一个电路就足够了、只需使用它来一次复位两个)。

    接下来、由于您根本不使用负载引脚、您只需将 B C 和 D 接地。 它们不会被使用。

    RCO 应连接到下一级的 ENT 引脚(使能计数)、如数据表第11页所示。  当第一个计数器从1111 "翻转"到0000时、这允许下一级仅增加一个位。

    此设置将在每个输出级产生2分频、因此这意味着您在第二个器件的 QD 上有8分频2、或者1/2^8 = 1/256的原始信号。

    我建议不要使用第二个器件 RCO 处的输出、因为该引脚的输出将具有偏斜的占空比、但在 QD 处的占空比将为50%。

    如果这回答了您的问题、请单击绿色的"这已解决我的问题"按钮。 如果不是、请回复、我将继续提供帮助。