https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1217587/txb0108-logic-forum
器件型号:TXB0108图中显示了我们当前的设计。
在启动 FPGA 并完成配置之前、FPGA 的 GPIO 具有内置的75K 上拉电阻器。
如果未将下拉电阻器添加到 B 端口、则 B 端口将为高电平。 不过、我们希望在 FPGA 配置完成之前 B 端口处于低电平。
因此、我们在 B 端口上添加了一个下拉电阻器。
在调试中、我们发现了。 当下拉电阻为100K 时、系统上电时、B 端口也可能为高电平。 22K 时、输入共模电压将会降低至约22K。 当系统上电时、B 端口始终保持低电平。 我想问的是、下拉电阻器的值在理论上是否有任何支持?
