This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LVC1G07:用于分离两个不同电压电平的缓冲器连接

Guru**** 2015290 points
Other Parts Discussed in Thread: SN74LVC1G07
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1440143/sn74lvc1g07-buffer-connection-to-separate-two-different-voltage-level

器件型号:SN74LVC1G07

工具与软件:

您好!

我已经将  SN74LVC1G07的连接图作为附件添加到本项目中。

结果是缓冲器的输入(即我们微处理器的输出引脚、它为逻辑值 CMOS、1.8V) 为1.8V、输出为3.3V。 微处理器引脚将控制输出。 实际上、另一个选项是电平转换器、但我们不想使用它、因为 M2E_SUSCLK_32kHz 的电压电平可能在1.8V 和3.3V 之间变化。  

因此、我们能否 像这样使用 SN74LVC1G07来满足我们的要求、您是否无法建议任何其他可能的解决方案。

此致、

EVA

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    这将起作用;开漏输出可承受过压。